首页 » 智能 » 英伟达联手SK海力士考试测验将HBM内存3D堆叠到GPU核心上_芯片_逻辑

英伟达联手SK海力士考试测验将HBM内存3D堆叠到GPU核心上_芯片_逻辑

雨夜梧桐 2024-12-28 01:30:45 0

扫一扫用手机浏览

文章目录 [+]

据宣布,SK 海力士正在与几家半导体公司谈论其 HBM4 集成设计方法,包括 Nvidia。

外媒认为,Nvidia 和 SK 海力士很可能会共同设计这种集成芯片,并借助台积电进行代工,然后通过台积电的晶圆键合技能将 SK 海力士的 HBM4 芯片堆叠到逻辑芯片上。
而为了实现内存芯片和逻辑芯片的一体协同,联合设计是不可避免的。

英伟达联手SK海力士考试测验将HBM内存3D堆叠到GPU核心上_芯片_逻辑 英伟达联手SK海力士考试测验将HBM内存3D堆叠到GPU核心上_芯片_逻辑 智能

如果 SK 海力士能够成功,这可能会在很大程度上改变行业的运作办法,由于这不仅会改变逻辑和存储新芯片的互连办法,还会改变它们的制造办法。

英伟达联手SK海力士考试测验将HBM内存3D堆叠到GPU核心上_芯片_逻辑 英伟达联手SK海力士考试测验将HBM内存3D堆叠到GPU核心上_芯片_逻辑 智能
(图片来自网络侵删)

现阶段,HBM 堆叠紧张是放置在 CPU 或 GPU 阁下的中介层上,并利用 1024bit 接口连接到逻辑芯片。
SK 海力士的目标是将 HBM4 直接堆叠在逻辑芯片上,完备肃清中介层。

在某种程度上来讲,这种方法有些类似于 AMD 的 3D V-Cache 堆叠,它便是直接将 L3 SRAM 缓存封装在 CPU 芯片上,而如果是 HBM 的话则可以实现更高的容量且更便宜(IT之家注:HBM 显然也会比缓存速率更慢)。

目前困扰业界的紧张成分之一在于 HBM4 须要采取 2048bit 接口,因此 HBM4 的中介层非常繁芜且本钱高昂。
因此,如果能够将内存和逻辑芯片堆叠到一起,这对付经济效益来说是可行的,但这同时又提出了另一个问题:散热。

当代逻辑芯片,如 Nvidia H100,由于配备了巨大的 HBM3 内存,在带来巨大 VRAM 带宽的同时也产生了数百瓦的热能。
因此,要想为逻辑和内存封装凑集体进行散热可能须要非常繁芜的方法,乃至要考虑液冷和 / 或浸没式散热。

韩国科学技能院电气与电子工程系的教授 Kim Jung-ho 表示,“如果散热问题在两到三代之后办理,那么 HBM 和 GPU 将能够像一体一样运作,而无需中介层” 。

一位业内人士见告 Joongang,“在未来 10 年内,半导体的 ' 游戏规则 ' 可能会发生变革,存储器和逻辑半导体之间的差异可能变得微不足道”。

标签:

相关文章

锁在C语言编程中的重要性与应用讨论

在C语言编程中,锁是保证多线程安全、避免资源竞争的重要手段。随着计算机技术的发展,多线程编程已成为提高程序性能的关键途径。多线程编...

智能 2025-01-01 阅读0 评论0

陌陌挂协议号,社交平台的创新之路

随着互联网技术的不断发展,社交平台在我国已经成为了人们日常生活中不可或缺的一部分。陌陌作为一款知名的社交软件,凭借其独特的挂协议号...

智能 2025-01-01 阅读0 评论0