这里首先要解释,芯片手册中的拉、灌电流是一个参数值,是芯片在实际电路中许可输出端拉、灌电流的上限值(许可最大值)。而下面要讲的这个观点是电路中的实际值。
由于数字电路的输出只有高、低(0,1)两种电平值,高电平输出时,一样平常是输出端对负载供应电流,其供应电流的数值叫\"大众拉电流\公众;低电平输出时,一样平常是输出端要接管负载的电流,其接管电流的数值叫\"大众灌(入)电流\公众。
对付输入电流的器件而言:

注意灌输电流和接管电流都是输入的,
注意灌输电流是被动的,
接管电流是主动的。
如果外部电流利过芯片引脚向芯片内'流入'称为灌电流(被注意灌输);
反之如果内部电流利过芯片引脚从芯片内'流出'称为拉电流(被拉出)
2、为什么能够衡量输出驱动能力
当逻辑门输出端是低电平时,注意灌输逻辑门的电流称为灌电流,灌电流越大,输出真个低电平就越高。由三极管输出特性曲线也可以看出,灌电流越大,饱和压降越大,低电平越大。
然而,逻辑门的低电平是有一定限定的,它有一个最大值UOLMAX。在逻辑门事情时,不许可超过这个数值,TTL逻辑门的规范规定UOLMAX ≤0.4~0.5V。以是,灌电流有一个上限。
当逻辑门输出端是高电平时,逻辑门输出真个电流是从逻辑门中流出,这个电流称为拉电流。拉电流越大,输出真个高电平就越低。这是由于输出级三极管是有内阻的,内阻上的电压降会使输出电压低落。拉电流越大,输出真个高电平越低。
然而,逻辑门的高电平是有一定限定的,它有一个最小值UOHMIN。在逻辑门事情时,不许可超过这个数值,TTL逻辑门的规范规定UOHMIN ≥2.4V。以是,拉电流也有一个上限。
可见,输出真个拉电流和灌电流都有一个上限,否则高电平输出时,拉电流会使输出电平低于UOHMIN;低电平输出时,灌电流会使输出电平高于UOLMAX。以是,拉电流与灌电流反响了输出驱动能力。(芯片的拉、灌电流参数值越大,意味着该芯片可以接更多的负载,由于,例如灌电流是负载给的,负载越多,被注意灌输的电流越大)
由于高电平输入电流很小,在微安级,一样平常可以不必考虑,低电平电流较大,在毫安级。以是,每每低电平的灌电流不超标就不会有问题。用扇出系数来解释逻辑门来驱动同类门的能力,扇出系数No是低电平最大输出电流和低电平最大输入电流的比值。
在集成电路中, 吸电流、拉电流输出和灌电流输出是一个很主要的观点。
拉即泄,主动输出电流,是从输出口输出电流。
灌即充,被动输入电流,是从输出端口流入
吸则是主动吸入电流,是从输入端口流入
吸电流和灌电流便是从芯片外电路通过引脚流入芯片内的电流,差异在于接管电流是主动的,从芯片输入端流入的叫接管电流。注意灌输电流是被动的,从输出端流入的叫注意灌输电流。
拉电流是数字电路输出高电平给负载供应的输出电流,灌电流时输出低电平是外部给数字电路的输入电流,它们实际便是输入、输出电流能力。
接管电流是对输入端(输入端吸入)而言的;而拉电流(输出端流出)和灌电流(输出端被注意灌输)是相对输出端而言的。
给一个直不雅观阐明:
图中PB0输出0,LED会亮,PB0的电流方向是流向PB0也便是灌电流了;而PB1要输出1,LED会亮,PB1的电流方向是从PB1流出,也便是拉电流了。
在实际电路中灌电流是由后面所接的逻辑门输入低电平电流搜集在一起而注意灌输前面逻辑门的输出端所形成,读者参阅图18-2-3自明。显然它的测试电路该当如图18-2-4(b)所示,输入端所加的逻辑电平是担保输出端能够得到低电平,只不过灌电流是通过接向电源的一只电位器而得到的,调节的电位器可改变灌电流的大小,输出低电平的电压值也将随之变革. (图18-2-3 灌电流与放电流示意图)
(a) 灌电流负载 (b) 拉电流负载
(a) 灌电流负载特性曲线 (b) 测试电路
图18-2-4 灌电流负载特性曲线及测试电路
当输出低电平的电压值随着灌电流的增加而增加到输出低电平最大值时,即uOL=UOLMAX时所对应的灌电流值定义为输出低电平电流的量大值IOLMAX。
不同系列的逻辑电路,同一系列中不同的型号的集成电路,国家标准中对输出低电平电流的最大值IOLMAX的规范值的规定每每是不同的。比较常用的数值如下
TTL系列 IOLMAX=16mA
LSTTL74系列 IOLMAX=8mA
LSTTL54系列 IOLMAX=4mA
扇出系数NO是描述集成电路带负载能力的参数,它的定义式如下 18-2-1)
NO= IOLMAX / IILMAX
个中IOLMAX为最大许可灌电流,IILMAX是一个负载门注意灌输本级的电流。
No越大,解释门的负载能力越强。一样平常产品规定哀求No≥8。
在决定扇出系数时,精确打算电流值是主要的,对付图18-2-3而言,后面所接的逻辑门的输入端有并联的情形。当输出为低电平时,后面逻辑门输入端流出的IIL,因有R1的限流浸染,与并联端头数无关。但是,当输出为高电平时,电流的方向改变为流进输入端,后面逻辑门输入级的多发射极三极管相称有两个三极管并联。流入的IIH就要更加,与并联端头数有关。对付图18-2-3,NOL=2,而NOH=3,输出低电平和输出高电平两种情形下,扇出系数可能是不同的。由于IIL的数值比IIH的数值要大很多,对付集成电路来说抵牾的紧张方面在低电平扇出系数。以是,一样平常我们只须要考虑低电平扇出系数就可以了。