人工智能化是EDA打破传统赛道的切入点
EDA(Electronic Design Automation,电子设计自动化)作为集成电路领域的底层关键工具,贯穿于集成电路设计、制造、封测等各个环节,是集成电路家当的计策根本之一,更是未来万亿数字经济的主要基柱。EDA对付全体集成电路家当的繁荣发展,其主要性不言而喻。
EDA行业是一个具有高技能壁垒、高毛利率的行业,行业立基者经由三十多年的发展,通过技能研发和持续并购,已经构建起一条覆盖全流程各环节的完全的家当生态,并牢牢节制着环球大份额市场,寻衅者很难一时撼动其地位。

2020年,环球EDA&IP市场规模超过114亿美元,仅Synopsys和Cadence两家,就霸占了环球高达61%的市场,其市值都在500亿美元旁边,高达市场规模将近5倍。但随着碳化硅等第三代半导体材料的涌现、前辈工艺制程、前辈封装的蜕变、以及厂商产品的快速迭代,传统EDA家当也在朝着更具人工智能化、更快算力、共享云端化等方向发展,当下中国,虽然还未出身具有市场垄断地位的EDA企业,但在该领域呈现百花齐放的态势,有做全流程工具的,也有专注某个环节的,有针对器件仿真仿照的,更有与Fab厂硬件设备相配套的良率检测系统等等。据云岫成本预测,当前中国EDA&IP市场规模约为百亿公民币,未来中国海内也将有望出身高市值的EDA龙头企业。
后摩尔时期,more than moore,芯片的设计不仅仅追求前辈制程,更关注PPA(Performance、Power、Area)。能否快速相应客户需求,针对客户需求进行差异化定制,帮助客户快速完成产品迭代,是芯片设计公司聚焦的重点。新时期的需求,对设计工具的迭代更新提出了更高的哀求,设计自动化(人工智能化)、系统处理大数据时算力的强度和速率、系统的开放化以及系统上云等都是EDA工具力争实现打破原有赛道的新方向。
芯联成BunnyGS®软件
从点工具到系统集成的蜕变
“在30万芯片人才缺口确当下,实现设计工具的高度智能化,有助于企业缩减大量人力本钱,同时降落芯片的设计门槛。”这也是摆在芯联成面前的一大现实难题。随着超大规模数字集成电路(VLSI)的发展,百万门乃至千万门级的数字集成电路项目,更须要借助高性能的EDA工具实现自动化剖析与设计。
芯联成自主研发的BunnyGS®系统,是一款专为IC&IP定制化设计研发的EDA工具软件,领悟了图像处理、AI算法、云打算等关键核心技能,高度集成完备的版图和事理图编辑、数字电路旗子暗记流剖析和自动布局布线等子系统,能知足客户对超大规模IC项目的剖析需求,并可在和客户共同确认芯片设计规格的根本上,帮助客户实现IC&IP定制需求。
从BunnyGS®V1.8.0到BunnyGS®V1.8.4,是一个经由历次迭代更新与严格测试的长期磨练的过程,芯联成在与客户的互助互换过程中,负责听取和网络客户的需求反馈与建议,对BunnyGS®的原有功能的性能进一步提升,快速相应客户新兴需求,将新开拓的点工具集成在原有系统,逐步打造完全的闭环生态系统。其平台上所有数据都可兼容主流EDA设计软件,同时可在Linux和Windows两种平台运行,具有层次化线网追踪功能,能支持多用户协同在线事情。
芯联成BunnyGS®V1.8.4
核心技能占领工程痛点
1、兼容Cadence PCell,支持PCell绘制版图
PDK,全称Process Design Kit,常日翻译成“工艺设计套件”。PDK用代工厂的措辞定义了一套反响Foundary工艺的文档资料,是一组描述半导体工艺细节的文件,并用于EDA工具中。它是沟通IC设计公司、代工厂与EDA厂商的桥梁;也是设计公司用来做物理验证的基石,更是流片成败的关键成分。
PDK包含了多个文件,如:器件模型(Device Model)、Symbols & View、CDF、PCell、TechnologyFile、PVRule。个中Pcell(Parameterized Cell),中文称“参数化单元”,是Cadence Virtuoso(Cadence公司推出的用于仿照/数字稠浊电路仿真和射频电路仿真的专业软件。)的PDK,它是用SKILL措辞开拓的,但是直到目前为止,其它主流EDA厂商都无法读写Virtuoso的PDK,无法原生态支持。
BunnyGS®软件实现了一种能兼容Cadence PCEll工艺库的方法,支持利用PCell绘制版图,芯联成自研的sltPcell程序,能支持CSMC、DB、HHNEC、SMIC、TSMC等常见工艺库,提高了Cadence PCell工艺库兼容的灵巧性。
2、新增数字电路中组合逻辑的BOOL仿真功能
BunnyGS®软件新增了数字电路中组合逻辑的BOOL仿真功能,目前最大支持13位数据输入,即可一次完成8192次遍历运算。同时,软件支持对运算结果进行在线解码,用户可根据须要对输入输出旗子暗记进行排序和选择,在选择有效值后可直接得到解码结果。
该功能常用于剖析内部线网关系繁芜、实例数量较大的电路模块,如译码(器)电路、算法实现电路等,在利用时可忽略其内部繁芜的构造,一次完成从输入到输出的逻辑映射,高效地完成电路剖析。例如在剖析以太网通讯芯片、间隔传感器芯片等具有繁芜寄存器映射的芯片时,利用该功能通过一次仿真即帮助工程师得到芯片的完全寄存器映射,数据流向剖析因此更快更准。
3、全新EDIF格式输出算法,有效取代人工更换PDK单元
工程师整理好的电路有时需更换工艺库,不同工艺库之间的器件种类、数量及参数名称和约束等都不相同,传统的更换工艺库的方法是在视图上逐一修正器件类型。项目的器件数量巨大,逐个修正一定会带来难以估计的事情量,同时器件参数存在映射或约束关系,无法直接修正。
芯联成开拓了一种高PDK兼容度的EDIF格式输出算法,通过器件库和PDK库的器件名称和参数映射关系配置pdkmap.xml文件,在导出EDIF时,软件自动将BunnyGS®提取的器件转换为相应的PDK器件,同时更新器件的参数。利用高PDK兼容度的EDIF格式输出算法后,工程师能通过导出的EDIF文件准确、高效地更换PDK库,为高效、高质量地交付项目供应了有力支撑。
4、BunnyGS®系统与仿真验证软件无缝对接
大规模数字电路仿真验证中,须要导出模块的verilog文件。BunnyGS®软件支持分种别导出verilog,可以将所有基本单元的functional视图导入到同一文件中,宏模块导入到一个文件中。也可以将所有基本单元的functional视图导入到同一文件中,不同宏模块导入到不同文件中。将这些verilog文件导入到数字仿真软件进行仿真验证。
常用的数字仿真软件有Synopsys公司的VCS和Verdi、Cadence公司的 ncverilog、Mentor公司的modelsim。Verdi等软件的界面显示的实例是无序的,没有利用到规则的实例位置和有序的线网关系。
在进行验证时,常日须要利用有序的旗子暗记或能快速地找到对应的旗子暗记。BunnyGS®软件新增了格式化输出线网名功能,对付整理好的电路,可以将有序的旗子暗记格式化为Verdi软件调试格式输出,减少了繁芜和繁琐的事情,方便工程师调试和跟踪旗子暗记,让工程师的事情重心落到验证上。
芯联成
海内领先的集成电路设计做事和知识产权做事供应商
芯联成软件有限公司成立于2016年,是海内领先的集成电路设计做事和知识产权剖析做事供应商,致力于为客户供应EDA软件开拓、芯片工艺剖析、电路剖析、专利侵权剖析和IP&IC设计做事等一系列高技能做事。
芯联成做事超过3000多个的电路剖析和设计做事项目,包括:5G通讯运用的射频SoC芯片、MCU系列芯片、多种高速低速ADC/DAC芯片、各种传感器运用芯片、电源管理芯片、高速时钟系列芯片、驱动运用芯片、接口和隔离芯片、DRAM/NAND存储系列等各市场领域的运用芯片。通过为客户供应EDA软件开拓、硅知识产权剖析、以及全定制化IC&IP设计做事,芯联成致力于成为IC设计公司的最佳互助伙伴。