首页 » 通讯 » 射频PCB板你问我答_射频_网友

射频PCB板你问我答_射频_网友

萌界大人物 2025-01-14 09:40:46 0

扫一扫用手机浏览

文章目录 [+]

<射频|微波论坛>

为丰富广大网友的技能互换,EDA365电子论坛射频板块为大家供应射频PCB板公益检视、QA做事,与浩瀚网友一起谈论射频技能,欢迎网友们在论坛里发帖并提出自己的疑问,或供应自己设计的射频PCB板,也可发送邮件至 yewei@eda365.com,将文件发送给版主,我们的版主大咖会定期为大家解答。
以下是某射频单板PCB检视案例:

射频PCB板你问我答_射频_网友 射频PCB板你问我答_射频_网友 通讯

首先,射频线是否掌握了阻抗?用Polar软件打算线宽、介质厚度。

射频PCB板你问我答_射频_网友 射频PCB板你问我答_射频_网友 通讯
(图片来自网络侵删)

其次,射频连接器接口PCB部分要做电磁场仿真。

仍旧是上图的天线连接器接口部分,要增加一个ESD电感接地才好些,或者用1/4波长高阻线接地也行,位于隔直电容与天线连接器之间位置。

加个电感或者用1/4波长高阻线,抗ESD的保险系数高。

网友1:ESD电感是什么呢?

网友2:便是防静电用的,怕静电通过天线进来打碎PA。

网友3:楼主说的是电感 ……

网友2:是啊,一颗大一点的电感,对高频阻抗险些没影响,但对付静电能量相称于短路到地

网友1:射频区域每一层都假如铺地?意思是电源层都用导线联通?四层都是GND层吗?

网友2:理解精确!

网友1:有几个问题请教下版主:

(1)阻抗匹配是按照哀求打算了的?

(2)射频连接器的中央宽度远超线宽,线宽是阻抗打算得到的,连接器的宽度也是按照封装画的,这个怎么办理呢?

(3)射频线的周边放地孔,这个把稳到了,一定得3d仿真吗?

funeng3688版主:分别回答:

(1)对;

(2)只能挖空地平面,增加接地过孔。
一定要做3D电磁场仿真;

(3)纯挚的射频旗子暗记线,不须要3D仿真。

这块板的接地过孔数量,己经少到能劣化射频指标的程度。

一样平常情形下,多打接地过孔,对射频指标没有坏处?——肯定有好处,可能有极小的好处,可能有极小极小忽略不计的指标改进,基本上没有坏处。

但接地过孔多,PCB本钱会增加。
——PCB制造厂家可能希望多打些过孔,反正羊毛出在羊身上,接地过孔打多了,也没必要。

下图的电阻衰减器布局(存在短截线),在低衰减率(小于3dB)情形下,驻波劣化程度更严重。

上图的电阻衰减器,接地焊盘也没打接地过孔。

一样平常哀求:只要空间够,一个接地焊盘,打两个接地过孔。

除非Datasheet明确解释禁止这么做。

网友:那个……以前做过的彷佛基本都加地过孔。

但悬空微带线,总是一种隐患,只管即便少用吧。

1、电阻衰减器纵然布高阻细线,也要尽可能短。
短到PCBA工艺能接管的极限;

2、地焊盘接地过孔的位置要尽可能靠近焊盘,也是按PCBA工艺极限做,以减小接地电感;

3、地焊盘接地过孔的数量,能多打就多打,以减小接地电感。
由于地焊盘附近的接地过孔,浸染比其它地方的接地过孔要大。

我见过有些芯片,这里哀求200欧阻抗,微带线变细都达不到哀求,那就要挖空地平面了!

网友:100欧吧?

funeng3688版主:不是100欧,有些芯片要200欧。
这次谈论这芯片,要查一下Datasheet才放心。

初版还要关注在实验室环境的分模块可测试性设计。

举个例子:

如何单独调试PA部分,PA事情是否正常?

首先要将PA输入、输出与其它电路隔离开,PA输入端用开口同轴电缆(一样平常用086电缆)芯线焊接在微带线某个焊盘上,电缆屏蔽外导体焊接在表面的地铜皮上,并担保这两个电缆焊盘尽可能靠近,以减小环路、减小测试驻波。

地铜皮上的对应位置要绿油开窗,PA输出端也要这么做。

其余还得把稳测试时要有隔直电容,避免测试仪器的直流利路影响PA事情点,或者PA直流进入仪器,可能会破坏仪器。

实验室测试是个动手技能活。

32是可选焊电阻,将3V3电源与芯片输出端VDDPA短路在一起,要确认一下这样有没有问题。

事理图设计有个原则:输出端不能与电源直接连接。

网友:之前的电路是这样设计的,没有问题,芯片的detesheet也是设计的。

仍旧是VDDPA,功放芯片脚附近只有一个10pF电容,而其它电容在很远的地方。

哀求将其它电容也放到功放芯片脚附近。

情由是:

PA芯片是个大负载,是产生大功率噪声的地方,以是在噪声源头位置滤波,才会有最好的效果。

EMC原则是:从源头消灭噪声。

还有,VDDPA的6个电容接地脚,居然只共用2个接地孔,太少了,至少1:1吧。

网友:版主老师,那个芯片是LNA的芯片,PA电源用的是5V,为了得到干净的电源LNA用了VDDPA的电源。

funeng3688版主:你这VDDPA网络名误导了我,以是我以为与VDDPA连接的芯片便是PA了,版主有时候也会犯缺点。

把稳:

检视见地是错的,检视的缺点结论也保留下来,情由是想解释规范的主要性!
这种事理图设计命名不规范,会误导同事,乃至版主也被骗了。

纵然这个芯片不是PA,而是LNA,那么滤波电容组也该当放在这LNA附近,离远了,滤波效果差,给谁滤波的,就该当靠近谁。

网友:是我这里的问题,设计不规范)

RLC表面贴接地焊盘,要用热焊盘(花焊盘),而不能用全连接铺地,否则在回流焊冷却过程中,两个焊盘温度不一致,焊锡表面张力不一致导致器件焊接高低不平,严重的会产生墓碑效应(一端焊盘脱焊)。

前面检视见地时说过:接地过孔要全连接,以担保地平面的完全性。

LNA区域,接地过孔太少了:

芯片底部,只有一个过孔,接地电感较大。

LNA底部至少两个过孔,三个也行。

芯片左边,一大块绿色的接地铜皮都只靠LNA底部这一个过孔接地,也弗成。

理论上认为:

悬空的铜皮达到1/2波长,便是天线。

铜皮的两个相毗邻地过孔之间达到1/2波长,也是天线。

一端接地的铜皮达到1/4波长,也是天线。

保险起见,这块铜皮统共打5个接地过孔,不算多。
为了能打5个地过孔,先挪走下方各层的布线。

图中选焊电容不焊时,会有开路短截线,这种分布电容对阻抗连续性的影响比直角不切角的情形要大得多。

如果直角布线都要切,那么这种布线就更该当避免。

这种Stub的影响,比前面提到的电阻衰减器那种Stub严重。

网友1:您在之前的培植是这样的:

funeng3688版主:没错,我之前说过要用两个电容串联替代一个电容。

但这两个电容布局位置要轻微改一下,就能去掉这两个开路短截线,何乐不为呢?

这样挪动:将C67向上挪动半个身位,使C67、C54共用一个焊盘,反正C67和C54二选一;同理,C58、C62也是重叠焊盘布局,这样就不会有开路短截线Stub。

网友1:理解了。

网友2:那这里的衰减量这么定呢?

funeng3688版主:输入旗子暗记电平、输出旗子暗记电平确定了全体RF通道的特色。
再将RF通道总体指标分配给各模块,据此去找得当的器件。

网友3:感谢版主老师分享,不知道修正后的文件可以欣赏一下么?

funeng3688版主:按蓝色线走向修正布线,躲开上方的未知旗子暗记过孔。

六个接地焊盘怎么只共用一个接地过孔?——前面说过,一个焊盘至少有一个接地过孔。

前面说过的,在这些位置开绿油窗,以利于实验室调试时焊接086同轴电缆的接地外壳。

这些绿油窗很靠近射频旗子暗记线,担保了地回路面积很小,减小了086电缆的接地电感。

(帖子还在持续更新中,点阅读原文可理解更多内容。

正文:funeng3688版主原贴内容对话:网友谈论&提问EDA365是30余万电子工程师相信的技能互换提升平台,我们不仅有可爱的阿杜、阿毛老师,神秘的John大神,还有超过50位版主,个中不乏天下500强企业的首席专家,涉及硬件设计、芯片封装、射频微波、电磁兼容、PCB设计、SI&PI、制造工艺、研发管理等多个领域。
funeng3688版主是EDA365电子论坛特邀版主中的一位大咖,在论坛中,他会第一韶光为大家办理技能中的疑难问题,在学习中尽可能多的给到大家帮助。
【如果你喜好EDA365的文章,记得关注和点赞哦!
标签:

相关文章

上新了华科大年夜!_团队_传授

华科人始终以奋斗之姿在科学研究的征程中阔步前行他们又有哪些新创获?一起理解5月、6月华科大精彩科研新动态——公卫学院陈卫红、郭彦君...

通讯 2025-01-14 阅读0 评论0