首页 » 通讯 » 三星4纳米工艺会是高通新一代智能穿戴芯片的良药?_芯片_手表

三星4纳米工艺会是高通新一代智能穿戴芯片的良药?_芯片_手表

神尊大人 2024-12-22 19:44:14 0

扫一扫用手机浏览

文章目录 [+]

最近,外媒Winfuture曝光了高通新款智能穿着芯片Wear 5100系列,共包括Wear 5100和Wear 5100+两款产品,差异之处在于后者集成QCC5100协处理器,用于提升智好手表在低电量模式下的续航韶光。
在用户们都关心的制程工艺的选择上,该系列芯片将超过多个制程工艺节点,直接由上一代的12纳米跳跃至4纳米工艺,紧跟旗舰手机SoC的发展步伐。

比拟上一代产品,高通Wear 5100系列在制程工艺上的升级可以用“飞跃”来形容。
对付许多希望提升智好手表续航能力的厂商来说,Wear 5100系列的到来或是个不错的新选择。

三星4纳米工艺会是高通新一代智能穿戴芯片的良药?_芯片_手表 三星4纳米工艺会是高通新一代智能穿戴芯片的良药?_芯片_手表 通讯

性能和功耗兼得?

在智好手表领域,大致有两种不同的产品发展方向,一种着重追求长续航能力,另一种则更重视智好手表的“全智能”体验。
造成这一局势的一大成分是芯片,一些厂商纵然想同时追求性能和续航,但因芯片算力和功耗的缘故原由使他们没得选,要么选低功耗芯片做轻智好手表,要么选择高通的Wear系列芯片发展全智好手表。

三星4纳米工艺会是高通新一代智能穿戴芯片的良药?_芯片_手表 三星4纳米工艺会是高通新一代智能穿戴芯片的良药?_芯片_手表 通讯
(图片来自网络侵删)

在去年玄月份,市情上就有称Wear 5100系列将利用A73+A53架构,重点提升芯片的性能上限。
不过从最新曝光的信息来看,高通彷佛调度了Wear系列芯片的发展策略,故意提升芯片的功耗表现。

高通Wear 5100系列搭载四颗A53核心(最高1.7Ghz),GPU为Adreno702,支持eMMC 5.1闪存和4GB LPDDR 4X内存。
与上一代的Wear 4100系列比较,CPU核心规格不变,但Wear 5100系列在GPU和闪存等方面均得到一定幅度的升级。
个中,三星4纳米制程工艺无疑是本次升级中的核心,在纸面参数上能够看出,高通并未选择盲目堆参数,而是希望通过改换制程工艺的办法提升芯片的性能并降落功耗,考试测验改进全智好手表续航能力弱的问题。

除此之外,小雷还创造Wear 5100系列的一些新特性。
在摄像头的支持上,Wear 5100系列支持双摄组合,分别支持最高1300万像素和1600万像素传感器,同时,单摄利用时支持录制1080P画质视频,高通或意在推动智好手表的多元化发展。

与智好手机类似,智好手表的许多新功能和新特性都须要芯片的支持。
以智好手表的影像能力为例,面向学生开拓的智好手表多搭载前置镜头,Wear 5100系列的到来提升腕表视频录制画质的同时,还得以让部分厂商拓展智好手表的玩法,利用前置主摄和超广角的组合。

但也值得把稳的是,纵然是选择利用4纳米制程工艺的Wear 5100系列,也难以在根本上提升智好手表的续航水平。
早已利用5纳米芯片的三星Galaxy Watch4,正常利用的情形下也只能做到两天一充。

智好手表续航能力的强弱与否,与系统调度有着重要的联系。
利用Android和Wear OS等全智能系统的厂商们,若想在追求腕表性能的同时提升智好手表续航韶光,现阶段只能内置一套完全的低功耗芯片。
在小雷看来,利用4纳米制程工艺的Wear 5100系列让智好手表厂商们有了新选择,不要再利用功耗更高的12纳米乃至28纳米的芯片,便于进一步优化以提升产品的实际续航表现。

智能穿着芯片领域也需内卷

在前几年,可能除了苹果和三星以外,其他厂商并未完备在智能穿着芯片领域里发力。
反应到制程工艺的运用上,高通2020年发布的Wear 4100系列和2018年的Wear 3100,分别利用12纳米和28纳米制程工艺,紫光展锐的W307和瑞芯微的RK2108D也都利用28纳米工艺。

厂商们未及时为智能穿着芯片利用前辈制程工艺,紧张缘故原由在于上游智能穿着芯片供应商不想冒险,在未有明确且足够的市场需求前,并不想直接选择本钱更高的前辈制程工艺。
在智好手表的发展初期和中期,手机厂商自己未明确智好手表的产品定位(如推出些不太成熟的产品),也并未完备理解用户的实际需求,致使上游智能穿着芯片供应方多选择折上钩划,或是保持较慢的产品更新节奏。

以OPPO Watch2系列产品为例,既然上游供应链芯片迭代慢、性能和功耗也难以知足新品的设计需求,为同时兼顾性能和续航,只能另辟路子利用“1+1”双芯方案,在一块智好手表上利用高通的Wear 4100和主打低功耗的Apollo 4s芯片,让用户根据不同的利用场景切换芯片利用方案。

苹果和三星的上风在于自己既是智好手表领域的玩家,同时又有芯片自研能力,在市场洞察能力和抗风险能力上都要比上游供应链强,使得他们能更快地推出7纳米或5纳米可穿着芯片。
即“产学研销”一体化发展模式的市场反应速率更快,产品的更新迭代不须要看上游芯片厂商的神色。

智能穿着芯片行业的内卷,有助于带动全体智好手表家当的正向发展。
在2020年发布的Apple Watch S6上,苹果基于A13(7纳米)的两颗小核心为其开拓专门的S6芯片,三星也不甘后进,去年发布的Exynos W920用上自家的5纳米工艺制造。

比拟之下,仍在利用12纳米工艺的高通Wear 4100系列在制程工艺上掉队了好几代,芯片性能和功耗都不具有上风。
那些看着高通发布新款芯片才更新产品的厂商,多只能暂时断更产品,或是发布主打长续航的“轻智能”腕表。
高通为挽回一众互助方的信心,或只能跨过多个制程工艺节点,在新芯片上利用4纳米制程工艺。

从苹果、三星已发布的芯片,以及高通Wear 5100系列芯片的曝光数据上能够看出,在制程工艺上旗舰级智能穿着芯片将跟上手机SoC的发展步伐。
在小雷看来,无论是智能穿着芯片还是TWS耳机的打算单元,利用前辈制程工艺已是大势所趋,随着产品利用场景和用户需求的改变,刺激着厂商们改用更新进的制程工艺。
毕竟,在芯片效能的提升中,60%来低廉甜头程工艺的进步、40%来自设计,对付这类“小芯片”来说,利用新制程工艺是提升芯片综合能力的最快路径。

自研芯片才是终点?

去年国产主流手机厂商加速了自研芯片的发展步伐,发布运用于手机拍照的ISP或NPU,而在智能穿着领域里,华米发布基于RISC-V架构设计的黄山2S芯片。
其实在科技行业里,厂商要想提升产品核心竞争力和溢价,多只能走上芯片自研之路。

相对付手机SoC,智能穿着芯片的研发难度要低一些,并不须要利用ARM最新版CPU和GPU架构。
至于困扰着许多厂商的基带,eSIM版智好手表并不是一项强需求,对付许多用户而言,正常情形下并没有只带智好手表不带手机出门的习气,厂商大可先开拓蓝牙版产品圈住一部分用户。

其次,智能穿着芯片和手机SoC比较相似,国产厂商得以在设计和发展智能穿着芯片的过程中积攒履历和专利,由下及上推动自研芯片体系的构建。
对付想要在智好手表领域深耕的厂商来说,长远来看只有推出自己的智能穿着芯片,才有机会在市场份额和利润率上实现对苹果和三星的反超,将产品的迭代权限和核心卖点节制在自己手里。

从近两年智好手机和腕表的芯片迭代状况上能够察觉出,仅依赖上游供应链供应芯片的模式过于被动,要么芯片迟迟不更新,要么芯片存在这样那样的问题,无法支撑起旗下产品的高端化发展。

当然,比拟功能相对单一的ISP,智能穿着芯片的内部构造更繁芜,牵扯到不同的芯片设计领域,乃至是为了提升芯片的集成度还需利用SiP封装工艺,对付不少国产主流厂商来说在这方面并没有足够的履历。
苹果和三星之所能推出性能精良的智能可穿着芯片,紧张得益于他们在手机SoC领域的技能积累。
小雷也相信,许多科技领域内的国产厂商终会走上自研芯片的道路,伴随着市场竞争的加剧,能连续存活的厂商多数拥有一定的芯片设计能力。

标签:

相关文章