图12-23 DRC报告
如何办理这个问题呢?可以利用Altium Designer的高等规则编辑功能,对差分线进行过滤。

(1)按快捷键“DR”,进入PCB规则及约束编辑器,新建一个间距规则,并把优先级设置到第一位。
(2)如图12-24所示,在“Where The First Object Matches”处选择“Custom Query”,进入用户自定义界面,然后再选择“查询助手......”,自定义帮助菜单。
图12-24 规则的设置
(3)PCB规则及约束编辑器中存在高等工具菜单栏,包含“+”“-”“”等。这些可用于编辑高等规则,这实在和编写C措辞代码类似。由于高等代码的利用频率较低,在此不做解释,如果读者想理解可以参考Altium Designer的官方文档,弄清楚每一个代码的含义再进行编辑。在此,在自定义代码编辑框中输入“istrack>(InDifferentialPairClass('All Differential Pairs'))”,表示的含义是不包含差分走线的导线。
(4)在“Where The Second Object Matches”处适配“IsTrack”,那么全体规则的含义表述为除了差分线之外的导线和导线之间的间隔。
(5)按快捷键“TDR”,重新运行DRC,可以得到如图12-25所示的结果,差分线之间的间距只有8.6mil,不知足设计的3W规则12mil,但是不再进行报错。
图12-25 走线间距规则报告
(以上内容转载于凡亿教诲)